英文名稱: FPGA Design and Laboratory ;
授課目的: 教導學生使用CPLD/FPGA實現數位電路的能力。;
教學模式: 演練、實作;
學分數:2;
成績計算方式: 課堂表現 60% (包含出席率、實驗報告、上課情況、上機操作測驗)
期中專題報告 15%
期末專題報告 25% (期中暨期末專題報告皆含實作展示)

註1:嚴禁遲到、無正當理由缺席,違者每次扣學期成績3.5分
註2:禁止攜帶飲食、含糖飲料進入實驗教室,違者視為嚴重缺失
註3:禁止在上課中使用實驗教室設備從事非實作相關行為,違者視為無正當理由缺席;惡意再犯達三次者,課堂表現以零分計算;
開課教師: 陸瑞強 助理教授 (rclu@niu.edu.tw);